- 全部
- 默认排序
答:ODB++是业内产常用的一种规范的生产文件,该格式文件所包含的信息较常规RS274X格式的光绘文件丰富许多。而常规的Allegro软件并不能实现该功能,安装ODB++组件方可实现,Cadence网站有提供下载。
答:在16.6及以上的版本中已经没有Bus总线了,如果需要添加的话,需要添加Net Group,可实现的功能和Bus总线是一样的。
答:首先,点击Setup-Design Parameter Editor命令,在Display选项卡中,勾选Via Lables选项,点击OK退出,如图6-254所示;
答:设计PCB过程中,若设计中有差分对信号,则需要将是差分的2个信号设置为差分对,设置差分对有2种方式:手动添加及自动添加。
答:查看焊盘参数首先点击Display-Element选项,然后在右侧Find选项卡中将其中所有元素取消勾选,只勾选Pins选项,如图6-264所示;
答:在ALLEGRO PCB中,会经常切换走线线宽,一般ALLEGRO PCB默认是记忆走线线宽的,即走完一个信号在连接一个新的网络线时,软件会默认使用连接上一个网络所使用的线宽。可以通过设置,让软件不执行自动记忆上一次走线宽度。
答:使用Allegro走线的时候,可以动态地显露走线的长度信息,具体操作的步骤如下所示:首先,点击Setup-User Preferences,在弹出的User Preferences Editor选项卡中勾选
答:PCB设计中有一些信号组需要进行等长处理,以保证组内信号时序要求。第一步,点击Setup-Constraints-Constraint Manager选项,调出规则管理器,如图6-269所示;
答:我们在PCB设计中经常听到需要漏铜处理,或者是这里我要铺白油,这在PCB板上非常好理解,生产出来黄色的就是铜,白色一块的就是白油。我们这里讲解一下,在Allegro软件中如何处理,具体操作如下所示: